
Localisation : Sur site (France, Région Sud)
Type de contrat Mission 6 mois (avec extension possible)
Responsabilités principales :
• Améliorer des plateformes FPGA de prototypage (type HAPS-100, Virtex-7…)
• Réaliser analyse de synthèse, place&route, timing pour ASIC/FPGA
• Valider des prototypes FPGA et utiliser outils de debug (Synopsys Identify, Vivado ILA)
• Automatiser les builds FPGA via scripts (Shell, TCL, Python)
• Maintenir/développer des testbenches SystemVerilog pour debug FPGA
• Collaborer avec équipes ASIC/design pour assurer conformité aux specs
• Rédiger documentation technique (architecture, flow FPGA, tests, debug) Compétences techniques indispensables
• FPGA flow complet : Vivado, Synopsys HAPS, ProtoCompiler
• Synthèse, timing analysis, debugging
• Verilog / SystemVerilog
• Scripting : TCL, Python, Shell
• Testbench & validation FPGA
• Gestion de versions (Git, SVN) Compétences techniques appréciées
• Partitionnement multi-FPGA
• Expérience ProtoCompiler avancée
• Collaboration avec équipes ASIC/SoC
• Usage de Design Compiler Soft skills recherchés
• Capacité à travailler en autonomie
• Excellentes compétences d’analyse et résolution de problème
• Bon niveau de communication Expérience requise
• 5+ ans en digital design ou sur flows FPGA complexes Formation attendue Bac+5 Ingénieur / Master en Électronique, Informatique, ou équivalent Livrables attendus
• Scripts FPGA industrialisés
• Prototypes FPGA fonctionnels et stables
• Testbenches mis à jour
• Documentation technique (flows, archi, debug, tests)